主飞行仪表图形加速显示系统的FPGA设计
更新时间:2019-05-21
访问次数:
关键词:主飞行显示仪 图形分层 图形填充 图形合成 FPGA
作者单位:北京航空航天大学仪器科学与光电工程学院 北京;北京航空航天大学仪器科学与光电工程学院
内容提要:针对主飞行显示仪对图形处理和显示的苛刻要求,采用基于仪器总线和扩展总线的高速阵列信号处理板的设计模式,提出了一种基于硬件加速的PFD图形显示设计方法。该方法实现了图形分层双缓存交替切换、图形填充、图形合成和多通道DMA像素引擎,提高了PFD图形生成和显示的实时性和可靠性。实践证明,该设计显著解决了PFD图形显示系统中的速度瓶颈。
期刊名:电子技术应用
期号:第4期
年份:2007
页数:62-65